首頁 > 期刊 > 自然科學與工程技術 > 信息科技 > 電子信息科學綜合 > 微電子學與計算機 > 適用于現場可編程門陣列I/O通道的可編程延時單元結構設計方法研究 【正文】
摘要:本文對FPGA芯片輸入輸出通道模塊的可編程延時單元設計方法進行了研究,針對可編程延時單元所需的延時調整范圍廣、延時調整精度高、延時級數多的特性,提出了一種輸入輸出信號時序可調整的結構設計方法,以滿足總線信號邊沿對齊或電路建立與保持時間的要求.所設計的延時鏈采用粗調延時單元與細調延時單元相結合的方式提高精度和覆蓋范圍,并在較少的控制向量下,實現了45級延時.延時鏈延時步進精度為100ps,延時最大值為4.58ns.其功耗和面積分別是傳統反相器鏈結構延時單元的34.5%和55.9%.
注:因版權方要求,不能公開全文,如需全文,請咨詢雜志社
一對一咨詢服務、簡單快捷、省時省力
了解更多 >直郵到家、實時跟蹤、更安全更省心
了解更多 >去除中間環節享受低價,物流進度實時通知
了解更多 >正版雜志,匹配度高、性價比高、成功率高
了解更多 >